課程進(jìn)度安排 |
|
時(shí)間 |
課程大綱 |
|
第一階段 |
|
學(xué)習(xí)目標(biāo) |
掌握Linux基本操作,vi編輯器的使用,virtuoso軟件的操作。 |
|
|
1 Linux的用戶界面及工作站的登陸。
1.1 Linux概述
1.2 Linux系統(tǒng)訪問
1.3 Linux的圖形用戶界面
1.4 Linux的文件和目錄
1.5 文本編輯器Vi
實(shí)驗(yàn):,訪問相關(guān)目錄和文件,編輯文件。
|
|
|
2 virtuoso軟件的啟動(dòng)
2.1 virtuoso軟件的配置文件cds.lib
2.2 icfb的啟動(dòng):icfb
2.3 版圖建庫的文件display.drf
實(shí)驗(yàn):編輯 cds.lib文件。
啟動(dòng)icfb,建立一個(gè)layout 庫,刪除一個(gè)庫。
3 virtuoso軟件的操作
3.1 快捷的默認(rèn)設(shè)置。
3.2 快捷的個(gè)人設(shè)置,怎么修改快捷鍵。
3.3 繪制Path、Rectangle
實(shí)驗(yàn):編輯.bashrc 文件。
使用快捷鍵繪制Path、Rectangle,添加圖形。
|
|
|
4.
4.1
IC設(shè)計(jì)流程及
4.2 IC版圖設(shè)計(jì)的作用
4.3 平面半導(dǎo)體工藝和術(shù)語
4.4 CMOS基本工藝
4.5 NMOS/PMOS/NPN/PNP 及其版圖實(shí)現(xiàn)
4.6 反相器的版圖實(shí)現(xiàn)
4.7 版圖設(shè)計(jì)環(huán)境及工具的使用
4.8 版圖編輯的快捷鍵 |
第二階段 |
|
學(xué)習(xí)目標(biāo) |
了解IC版圖的基本概念,半導(dǎo)體的工藝流程,學(xué)會(huì)做版圖的基本器件。 |
|
|
5 半導(dǎo)體基礎(chǔ)理論、集成電路制造工藝
5.1 PN結(jié)
5.2 介紹
5.3 MOS場效應(yīng)晶體管
5.4 集成電路中的器件結(jié)構(gòu)
6 集成電路設(shè)計(jì)概述
6.1 集成電路設(shè)計(jì)流程和設(shè)計(jì)工具
6.2 國內(nèi)外集成電路技術(shù)發(fā)展概況
6.3 國內(nèi)外主要集成電路晶圓代工廠(Foundry)介紹
|
|
|
6 半導(dǎo)體器件原理及版圖設(shè)計(jì)
6.1 Design Rule的基本概念及內(nèi)容。
6.2 MOS管的版圖設(shè)計(jì)及剖面圖。
6.3 反相器(invter)的結(jié)構(gòu)及版圖設(shè)計(jì)
7 反相器及其版圖實(shí)現(xiàn)
實(shí)驗(yàn):
1.
做一個(gè)nmos管實(shí)驗(yàn)
2. 做一個(gè)pmos管實(shí)驗(yàn)
3,
做一個(gè)NPN管實(shí)驗(yàn)
4,做一個(gè)PNP管實(shí)驗(yàn)
|
|
|
|
第三階段 |
|
學(xué)習(xí)目標(biāo) |
學(xué)會(huì)版圖設(shè)計(jì)的重要技巧 |
|
|
8 Cell的概念和練習(xí)
8.1 Cell的基本概念。
8.2 Controll Cell。
8.4 CELL制作技巧。
實(shí)驗(yàn):做一個(gè)Controll Cell模塊實(shí)驗(yàn)。
|
|
|
9 pkchip制作實(shí)戰(zhàn) 。
9.1 chip 規(guī)劃.
9.2 電源的配置及操作。
9.3 地的配置和操作。
9.4 Inverse的放置。
10 pkchip制作技巧總結(jié)
實(shí)驗(yàn):
pkchip制作實(shí)戰(zhàn)演練。
|
|
|
|
第四階段 |
|
學(xué)習(xí)目標(biāo) |
掌握做一個(gè)OPAMP的版圖設(shè)計(jì) |
|
|
11 IC layout模擬模塊設(shè)計(jì)
11.1 OPAMP的原理及版圖設(shè)計(jì)
11.2 概念及版圖設(shè)計(jì)
11.3 技巧總結(jié)
|
|
|
12.
12.1 對稱的概念及版圖設(shè)計(jì)
12.2 不同器件特性相對版圖布局的關(guān)系
12.3 關(guān)鍵線的連接
12.4 電源和地線的連接
實(shí) 驗(yàn):完成OP版圖
|
|